

# 隔离的4 A双通道栅极驱动器

## ADuM3220/ADuM3221

特性

峰值输出电流: 4A

精确时序特性

隔离器和驱动器传播延迟: 60 ns(最大值)

通道间匹配: 5 ns(最大值)

工作结温高达:125℃

3.3 V至5 V输入逻辑

4.5 V至18 V输出驱动

UVLO: 2.5 V V<sub>DD1</sub>

ADuM3220A/ADuM3221A UVLO: 4.1 VV<sub>DD2</sub> ADuM3220B/ADuM3221B UVLO: 7.0 V V<sub>DD2</sub>

150°C以上时提供热关断保护

ADuM3220提供输出直通逻辑保护

默认低电平输出

高工作频率: DC至1 MHz

CMOS输入逻辑电平

高共模瞬变抗扰度: >25 kV/µs

增强的系统级ESD保护性能,符合IEC 61000-4-x标准UL 1577 2500 V rms 输入至输出耐受电压(申请中)

薄型、小尺寸

8引脚窄体SOIC封装,符合RoHS标准

5 mm  $\times$  6 mm  $\times$  1.6 mm

### 应用

隔离式同步DC/DC转换器 MOSFET/IGBT栅极驱动器

#### 概述

ADuM3220/ADuM3221<sup>1</sup>是采用ADI公司*i*Coupler<sup>®</sup>技术的 4 A隔离式双通道栅极驱动器。这些隔离器件将高速 CMOS与单芯片变压器技术融为一体,具有优于脉冲变压器和栅极驱动器组合等替代器件的出色性能特征。

ADuM3220/ADuM3221提供两个独立隔离通道中的数字隔离。它们具有60 ns的最大传播延迟和5 ns的通道间匹配。与采用高压电平转换方法的栅极驱动器相比,ADuM3220/ADuM3221的输入与各输出之间具有真电流隔离优势,能够跨越隔离栅实现电压转换。ADuM3220拥有直通保护逻辑,能够防止两路输出同时开启,而ADuM3221允许两路输出同时开启。它们均可提供默认低电平输出特性,这对栅极驱动应用来说是必不可少的。

ADuM3220/ADuM3221工作时的输入电源电压范围在3.0 V 到5.5 V之间,可与较低电压系统兼容。ADuM3220A/ ADuM3221A输出端的工作电源电压为5 V到18 V。 ADuM3220B/ADuM3221B输出端的工作电源电压为8 V 到18 V。

ADuM3220/ADuM3221规 定 结 温 范 围 为 -40°C至 +125°C。

### 功能框图





1受美国专利第5,952,849号、6,873,065号、7,075,239号保护。

#### Rev. B

Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners.

One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com
Fax: 781.461.3113 ©2010–2011 Analog Devices, Inc. All rights reserved.

ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。

# 目录

| 特性                                      | 1 |
|-----------------------------------------|---|
| 应用                                      | 1 |
| 概述                                      | 1 |
| 功能框图                                    | 1 |
| 修订历史                                    | 2 |
| 技术规格                                    | 3 |
| 电气特性—5 V电源                              | 3 |
| 电气特性—3.3 V电源                            | 4 |
| 封装特性                                    | 5 |
| 法规信息                                    | 6 |
| 隔离和安全相关特性                               | 7 |
| DIN V VDE V 0884-10 (VDE V 0884-10)隔离特性 | 8 |
| 建议工作条件                                  | 9 |
|                                         |   |
|                                         |   |
|                                         |   |
| / <u></u>                               |   |

| 绝对最大额定值             | 1 |
|---------------------|---|
| ESD警告               | 1 |
| 引脚配置和功能描述           | 1 |
| 典型工作特性              | 1 |
| 应用信息                | 2 |
| 印刷电路板布局             |   |
| 传播延迟相关参数            | 3 |
| 热限制和开关负载特性          | 4 |
| 输出负载特性              | 5 |
| 直流正确性和磁场抗扰度         | 6 |
| 功耗                  |   |
| 隔离寿命                | 8 |
| 外形尺寸                |   |
| 2寸個を扱う <del>さ</del> |   |

### 修订历史

### 2011年3月—修订版A至修订版B

| 增加ADuM3220BRZ和ADuM3221BRZ型号通篇 |
|-------------------------------|
| 更改特性和概述部分1                    |
| 更改表13                         |
| 更改表24                         |
| 更改订购指南14                      |
| 2011年1月—修订版0至修订版A             |
| 增加ADuM3221                    |
| 更改特性和概述部分.1                   |
| 增加图2, 重新排序1                   |
| 更改尾注3、尾注4和尾注5、表13             |
| 更改尾注3、尾注4和尾注5、表2              |
| 更改表87                         |
| 更改图4、表10和表118                 |
| 增加表12, 重新排序8                  |
| 增加图89                         |
| 更改图19、直流正确性和磁场抗扰度部分12         |

更改订购指南......14

### 2010年4月—修订版0: 初始版

## 技术规格

### 电气特性—5 V电源

所有电压均参照其各自的地。除非另有说明, $4.5~V \le V_{DD1} \le 5.5~V$ , $4.5~V \le V_{DD2} \le 18~V$ 。所有最小值/最大值规格适用于  $T_J = -40^{\circ}$ C到125°C。所有典型值规格在 $T_J = 25^{\circ}$ C, $V_{DD1} = 5~V$ , $V_{DD2} = 10~V$ 下测得。开关规格的测试条件为CMOS信号电平。

| 参数                                    | 符号                                  | 最小值                  | 典型值       | 最大值                  | 单位   | 测试条件                                                 |
|---------------------------------------|-------------------------------------|----------------------|-----------|----------------------|------|------------------------------------------------------|
| 直流规格                                  |                                     |                      |           |                      |      |                                                      |
| 两个通道的输入电源电流,静态                        | I <sub>DDI(Q)</sub>                 |                      | 1.2       | 1.5                  | mA   |                                                      |
| 两个通道的输出电源电流,静态                        | $I_{DDO(Q)}$                        |                      | 4.7       | 10                   | mA   |                                                      |
| 两个通道的总电源电流1                           |                                     |                      |           |                      |      |                                                      |
| DC至1 MHz                              |                                     |                      |           |                      |      |                                                      |
| V <sub>pp1</sub> 电源电流                 | I <sub>DD1(Q)</sub>                 |                      | 1.4       | 1.7                  | mA   | DC至1 MHz逻辑信号频率                                       |
| V <sub>DD2</sub> 电源电流                 | $I_{DD2(Q)}$                        |                      | 11        | 17                   | mA   | DC至1 MHz逻辑信号频率                                       |
| 输入电流                                  | I <sub>IA</sub> , I <sub>IB</sub>   | -10                  | +0.01     | +10                  | μΑ   | $0 \le V_{IA}$ , $V_{IB} \le V_{DD1}$                |
| 逻辑高电平输入阈值                             | V <sub>IH</sub>                     | $0.7 \times V_{DD1}$ |           |                      | V    |                                                      |
| 逻辑低电平输入阈值                             | V <sub>IL</sub>                     |                      |           | $0.3 \times V_{DD1}$ | V    |                                                      |
| 逻辑高电平输出电压                             | V <sub>OAH</sub> , V <sub>OAH</sub> | $V_{DD2} - 0.1$      | $V_{DD2}$ |                      | V    | $I_{Ox} = -20 \text{ mA}, V_{Ix} = V_{IxH}$          |
| 逻辑低电平输出电压                             | V <sub>OAL</sub> , V <sub>OBL</sub> |                      | 0.0       | 0.15                 | V    | $I_{Ox} = +20 \text{ mA}, V_{Ix} = V_{IxL}$          |
| 欠压闭锁, V <sub>DD2</sub> 电源             |                                     |                      |           |                      |      | ,                                                    |
| ADuM3220A/ADuM3221A                   |                                     |                      |           |                      |      |                                                      |
| 趋正阈值                                  | V <sub>DD2UV+</sub>                 |                      | 4.1       | 4.4                  | V    |                                                      |
| 趋负阈值                                  | V <sub>DD2UV</sub>                  | 3.2                  | 3.7       |                      | V    |                                                      |
| 迟滞                                    | V <sub>DD2UVH</sub>                 |                      | 0.4       |                      | V    |                                                      |
| ADuM3220B/ADuM3221B                   | 5525111                             |                      |           |                      |      |                                                      |
| 趋正阈值                                  | V <sub>DD2UV+</sub>                 |                      | 7.0       | 7.5                  | V    |                                                      |
| 趋负阈值                                  | V <sub>DD2UV</sub> -                | 6.0                  | 6.5       |                      | V    |                                                      |
| 迟滞                                    | V <sub>DD2UVH</sub>                 |                      | 0.5       |                      | V    |                                                      |
| 输出短路脉冲电流 <sup>2</sup>                 | OA(SC), IOB(SC)                     | 2.0                  | 4.0       |                      | Α    | $V_{DD2} = 10 \text{ V}$                             |
| 开关规格<br>                              |                                     |                      |           |                      |      |                                                      |
| 脉冲宽度3                                 |                                     | 50                   |           |                      | ns   | $C_L = 2 \text{ nF, V}_{DD2} = 10 \text{ V}$         |
| 数据速率4                                 |                                     |                      |           | 1                    | MHz  | $C_L = 2 \text{ nF}, V_{DD2} = 10 \text{ V}$         |
| 传播延迟5                                 | t <sub>DLH</sub> , t <sub>DHL</sub> | 35                   | 45        | 60                   | ns   | C <sub>i</sub> = 2 nF, V <sub>DD2</sub> = 10 V, 见图18 |
|                                       | t <sub>DLH</sub> , t <sub>DHL</sub> | 36                   | 50        | 68                   | ns   | C <sub>1</sub> =2 nF, V <sub>DD2</sub> =4.5 V, 见图18  |
| 传播延迟偏斜 <sup>6</sup>                   | t <sub>PSK</sub>                    |                      |           | 12                   | ns   | 552                                                  |
| 通道间匹配 <sup>7</sup>                    | PSKCD                               |                      | 1         | 5                    | ns   | C <sub>L</sub> = 2 nF, V <sub>DD2</sub> = 10 V, 见图18 |
|                                       | t <sub>PSKCD</sub>                  |                      | 1         | 7                    | ns   | C <sub>L</sub> = 2 nF,V <sub>DD2</sub> = 10 V,见图18   |
| 输出上升/下降时间(10%至90%)                    | t <sub>R</sub> /t <sub>F</sub>      | 14                   | 20        | 25                   | ns   | C <sub>L</sub> = 2 nF,V <sub>DD2</sub> = 4.5 V,见图18  |
| · · · · · · · · · · · · · · · · · · · | t <sub>R</sub> /t <sub>F</sub>      | 14                   | 22        | 28                   | ns   | C <sub>i</sub> =2 nF,V <sub>DD2</sub> =10 V,见图18     |
| 每个通道的动态输入电源电流                         | I <sub>DDI(D)</sub>                 |                      | 0.05      | -                    | ns   | C <sub>1</sub> =2 nF, V <sub>DD2</sub> =4.5 V, 见图18  |
| 每个通道的动态输出电源电流                         | I <sub>DDO(D)</sub>                 |                      | 1.5       |                      | ns   | $V_{DD2} = 10 \text{ V}$                             |
| 刷新速率                                  | f <sub>r</sub>                      |                      | 1.2       |                      | Mbps | $V_{DD2} = 10 \text{ V}$ $V_{DD2} = 10 \text{ V}$    |

<sup>「</sup>以相同数据速率工作时,两个通道的电源电流值合并。输出电源电流值是在无输出负载的条件下测得。以给定数据速率工工作的各通道所消耗的电源电流可按照功耗部分所述进行计算。关于总 $V_{
m DD1}$ 和 $V_{
m DD2}$ 电源电流与数据速率的关系,参见图9和图10。

<sup>&</sup>lt;sup>2</sup> 短路持续时间小于1 μs。平均功率必须符合"绝对最大额定值"下所示的限值。

<sup>3</sup>最小脉冲宽度指保证额定时序参数的最短脉冲宽度。

<sup>4</sup>最大数据速率指保证额定时序参数的最快数据速率。

 $<sup>^5</sup>$   $t_{DLH}$ 传播延迟根据输入上升逻辑高电平阈值 $V_{_{\rm IH}}$ 到 $V_{\rm Ox}$ 信号的输出上升10%阈值的时间测得。 $t_{DHL}$ 传播延迟根据输入下降逻辑低电平阈值 $V_{_{\rm IL}}$ 到 $V_{\rm Ox}$ 信号的输出下降 90%阈值测得。有关传播延迟参数的波形,参见图18。

<sup>&</sup>lt;sup>6</sup> t<sub>rss</sub>指器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的t<sub>rrs</sub>和/或t<sub>rrs</sub>的最差情况偏差。有关传播延迟参数的波形,参见图18。

<sup>7</sup> 通道间匹配指任意两个通道在输入位于隔离栅同一侧的条件下,其传播延迟之差的绝对值。

### 电气特性—3.3V电源

所有电压均参照其各自的地。除非另有说明, $3.0 \text{ V} \le \text{V}_{\text{DD1}} \le 3.6 \text{ V}$ , $4.5 \text{ V} \le \text{V}_{\text{DD2}} \le 18 \text{ V}$ 。所有最小值/最大值规格适用于  $T_{\text{J}} = -40^{\circ}\text{C}$ 到 $125^{\circ}\text{C}$ 。所有典型值规格在 $T_{\text{J}} = 25^{\circ}\text{C}$ , $\text{V}_{\text{DD1}} = 3.3 \text{ V}$ , $\text{V}_{\text{DD2}} = 10 \text{ V}$ 下测得。开关规格的测试条件为CMOS信号电平。

| 参数                        | 符号                                  | 最小值                  | 典型值              | 最大值                        | 单位      | 测试条件                                                  |
|---------------------------|-------------------------------------|----------------------|------------------|----------------------------|---------|-------------------------------------------------------|
| 直流规格                      |                                     |                      |                  |                            |         |                                                       |
| 两个通道的输入电源电流,静态            | $I_{DDI(Q)}$                        |                      | 0.7              | 1.0                        | mA      |                                                       |
| 两个通道的输出电源电流,静态            | $I_{DDO(Q)}$                        |                      | 4.7              | 10                         | mA      |                                                       |
| 两个通道的总电源电流1               |                                     |                      |                  |                            |         |                                                       |
| DC至1 MHz                  |                                     |                      |                  |                            |         |                                                       |
| V <sub>DD1</sub> 电源电流     | I <sub>DD1(Q)</sub>                 |                      | 8.0              | 1.0                        | mA      | DC至1 MHz逻辑信号频率                                        |
| V <sub>DD2</sub> 电源电流     | $I_{DD2(Q)}$                        |                      | 11               | 17                         | mA      | DC至1 MHz逻辑信号频率                                        |
| 输入电流                      | I <sub>IA</sub> , I <sub>IB</sub>   | -10                  | +0.01            | +10                        | μΑ      | $0 \le V_{IA}, V_{IB} \le V_{DD1}$                    |
| 逻辑高电平输入阈值                 | V <sub>IH</sub>                     | $0.7 \times V_{DD1}$ |                  |                            | V       |                                                       |
| 逻辑低电平输入阈值                 | V <sub>IL</sub>                     |                      |                  | $0.3\times V_{\text{DD1}}$ | V       |                                                       |
| 逻辑高电平输出电压                 | V <sub>OAH</sub> , V <sub>OAH</sub> | $V_{DD2} - 0.1$      | $V_{\text{DD2}}$ |                            | V       | $I_{0x} = -20 \text{ mA}, V_{1x} = V_{1xH}$           |
| 逻辑低电平输出电压                 | V <sub>OAL</sub> , V <sub>OBL</sub> |                      | 0.0              | 0.15                       | V       | $I_{Ox} = +20 \text{ mA}, V_{Ix} = V_{IxL}$           |
| 欠压闭锁, V <sub>DD2</sub> 电源 |                                     |                      |                  |                            |         |                                                       |
| ADuM3220A/ADuM3221A       |                                     |                      |                  |                            |         |                                                       |
| 趋正阈值                      | $V_{\text{DD2UV}+}$                 |                      | 4.1              | 4.4                        | V       |                                                       |
| 趋负阈值                      | $V_{DD2UV-}$                        | 3.2                  | 3.7              |                            | V       |                                                       |
| 迟滞                        | $V_{DD2UVH}$                        |                      | 0.4              |                            | V       |                                                       |
| ADuM3220B/ADuM3221B       |                                     |                      |                  |                            |         |                                                       |
| 趋正阈值                      | $V_{DD2UV+}$                        |                      | 7.0              | 7.5                        | V       |                                                       |
| 趋负阈值                      | $V_{\text{DD2UV}-}$                 | 6.0                  | 6.5              |                            | V       |                                                       |
| 迟滞                        | $V_{DD2UVH}$                        |                      | 0.5              |                            | V       |                                                       |
| 输出短路脉冲电流 <sup>2</sup>     | loa(sc),                            | 2.0                  | 4.0              |                            | Α       | $V_{DD2} = 10 \text{ V}$                              |
|                           | I <sub>OB(SC)</sub>                 |                      |                  |                            |         |                                                       |
| 开关规格                      |                                     |                      |                  |                            |         |                                                       |
| 脉冲宽度³                     |                                     | 50                   |                  |                            | ns      | $C_L = 2 \text{ nF}, V_{DD2} = 10 \text{ V}$          |
| 数据速率⁴                     |                                     |                      |                  | 1                          | MHz     | $C_L = 2 \text{ nF}, V_{DD2} = 10 \text{ V}$          |
| 传播延迟5                     | t <sub>DLH</sub> , t <sub>DHL</sub> | 36                   | 48               | 62                         | ns      | C <sub>L</sub> = 2 nF,V <sub>DD2</sub> = 10 V,见图18    |
|                           | t <sub>DLH</sub> , t <sub>DHL</sub> | 37                   | 53               | 72                         | ns      | C <sub>1</sub> =2 nF, V <sub>DD2</sub> =4.5 V, 见图18   |
| 传播延迟偏斜 <sup>6</sup>       | <b>t</b> <sub>PSK</sub>             |                      |                  | 12                         | ns      | C <sub>L</sub> =2 nF, V <sub>DD2</sub> =10 V, 见图18    |
| 通道间匹配 <sup>7</sup>        | <b>t</b> PSKCD                      |                      | 1                | 5                          | ns      |                                                       |
|                           | <b>t</b> <sub>PSKCD</sub>           |                      | 1                | 7                          | ns      | C <sub>L</sub> = 2 nF, V <sub>DD2</sub> = 10 V, 见图18  |
| 输出上升/下降时间(10%至90%)        | t <sub>R</sub> /t <sub>F</sub>      | 14                   | 20               | 25                         | ns      | C <sub>L</sub> = 2 nF, V <sub>DD2</sub> = 4.5 V, 见图18 |
|                           | t <sub>R</sub> /t <sub>F</sub>      | 14                   | 22               | 28                         | ns      | C <sub>L</sub> = 2 nF, V <sub>DD2</sub> = 10 V, 见图18  |
| 每个通道的动态输入电源电流             | I <sub>DDI(D)</sub>                 |                      | 0.025            |                            | mA/Mbps | C <sub>L</sub> = 2 nF,V <sub>DD2</sub> = 4.5 V,见图18   |
| 每个通道的动态输出电源电流             | I <sub>DDO(D)</sub>                 |                      | 1.5              |                            | mA/Mbps | $V_{DD2} = 10 \text{ V}$                              |
| 刷新速率                      | fr                                  |                      | 1.1              |                            | Mbps    | $V_{DD2} = 10 \text{ V}$                              |

<sup>「</sup>以相同数据速率工作时,两个通道的电源电流值合并。输出电源电流值是在无输出负载的条件下测得。以给定数据速率 工作的各通道所消耗的电源电流可按照功耗部分所述进行计算。关于总 $V_{\scriptscriptstyle DD1}$ 和 $V_{\scriptscriptstyle DD2}$ 电源电流与数据速率的关系,参见图9和图10。

<sup>&</sup>lt;sup>2</sup> 短路持续时间小于1 μs。平均功率必须符合"绝对最大额定值"下所示的限值。

<sup>3</sup> 最小脉冲宽度指保证额定时序参数的最短脉冲宽度。

<sup>4</sup>最大数据速率指保证额定时序参数的最快数据速率。

 $<sup>^5</sup>$   $t_{DLH}$  传播延迟根据输入上升逻辑高电平阈值 $V_{IL}$ 到 $V_{Ox}$ 信号的输出上升10%阈值的时间测得。 $t_{DHL}$ 传播延迟根据输入下降逻辑低电平阈值 $V_{IL}$ 到 $V_{Ox}$ 信号的输出下降90%阈值测得。有关传播延迟参数的波形,参见图18。

<sup>&</sup>lt;sup>6</sup> t<sub>PSK</sub>指器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的t<sub>DLH</sub>和/或t<sub>DHL</sub>的最差情况偏差。有关传播延迟参数的波形,参见图18。

<sup>7</sup>通道间匹配指任意两个通道在输入位于隔离栅同一侧的条件下,其传播延迟之差的绝对值。

### 封装特性

### 表3

| 参数           | 符号                    | 最小值 典型值 最大值      | 单位   | 测试条件         |
|--------------|-----------------------|------------------|------|--------------|
| 电阻(输入至输出)1   | R <sub>I-O</sub>      | 10 <sup>12</sup> | Ω    |              |
| 电容(输入至输出)1   | C <sub>I-O</sub>      | 1.0              | pF   | f = 1 MHz    |
| 输入电容         | Cı                    | 4.0              | pF   |              |
| IC结至外壳热阻,第1侧 | $\theta_{\text{JCI}}$ | 46               | °C/W | 热电偶位于封装底部正中间 |
| IC结至外壳热阻,第2侧 | Өлсо                  | 41               | °C/W | 热电偶位于封装底部正中间 |

<sup>1</sup>假设器件为双端器件;引脚1至引脚4短接,引脚5至引脚8短接。

### 法规信息

ADuM3220/ADuM3221正在接受表4所列机构的认证。

### 表4

| UL                | CSA                                       | VDE                                   |
|-------------------|-------------------------------------------|---------------------------------------|
| UL 1577器件认可程序认    | CSA元件验收通知#5A批准                            | DIN V VDE V 0884-10(VDE V 0884-10)认证: |
| 可1                |                                           | 2006-12 <sup>2</sup>                  |
| 单一/基本2500 V rms隔离 | 基本绝缘符合CSA 60950-1-03和IEC 60950-1标准, 400 V | 加强绝缘,560 V峰值                          |
| 电压                | rms(566 V峰值)最大工作电压                        |                                       |
|                   | 功能绝缘符合CSA 60950-1-03和IEC 60950-1标准, 800 V |                                       |
|                   | rms(1131 V峰值)最大工作电压                       |                                       |
| 文件E214100         | 文件205078                                  | 文件2471900-4880-0001                   |

¹依据UL 1577, 每个ADuM3220/ADuM3221器件都经过1秒钟绝缘测试电压≥ 3000 V rms 的验证测试(漏电流检测限值为5 μA)。

### 隔离和安全相关特性

| **           |        |          |       |                             |
|--------------|--------|----------|-------|-----------------------------|
| 参数           | 符号     | 值        | 单位    | 条件                          |
| 额定电介质隔离电压    |        | 2500     | V rms | 持续1分钟                       |
| 最小外部气隙(间隙)   | L(I01) | 最小值4.90  | mm    | 测量输入端至输出端,空气最短距离            |
| 最小外部爬电距离     | L(I02) | 最小值4.01  | mm    | 测量输入端至输出端,沿壳体最短距离           |
| 最小内部间隙       |        | 最小值0.017 | mm    | 隔离距离                        |
| 漏电阻抗(相对漏电指数) | CTI    | >175     | V     | DIN IEC 112/VDE 0303第1部分    |
| 隔离组          |        | IIIa     |       | 材料组(DIN VDE 0110, 1/89, 表1) |
|              |        |          |       |                             |

<sup>&</sup>lt;sup>2</sup> 依据DIN V VDE V 0884-10,每个ADuM3220/ADuM3221器件都经过1秒钟绝缘测试电压≥ 1050 V峰值的验证测试(局部放电检测限值为5 pC)。器件标识中的星号(\*)表示通过DIN V VDE V 0884-10认证。

### DIN V VDE V 0884-10 (VDE V 0884-10)隔离特性

这些隔离器仅适合安全限制数据范围内的加强隔离。通过保护电路保持安全数据。封装上的星号(\*)标志表示通过560 V峰值工作电压的DIN V VDE V 0884-10认证。

#### 表6

| 描述                    | 条件                                                                         | 符号                                    | 特性         | 单位     |
|-----------------------|----------------------------------------------------------------------------|---------------------------------------|------------|--------|
| DIN VDE 0110装置分类      |                                                                            |                                       |            |        |
| 额定电源电压≤150 V rms      |                                                                            |                                       | I至IV       |        |
| 额定电源电压≤300 V rms      |                                                                            |                                       | 至          |        |
| 额定电源电压≤400 V rms      |                                                                            |                                       | 至          |        |
| 环境分类                  |                                                                            |                                       | 40/105/21  |        |
| 污染度(DIN VDE 0110, 表1) |                                                                            |                                       | 2          |        |
| 最大工作绝缘电压              |                                                                            | V <sub>IORM</sub>                     | 560        | V peak |
| 输入至输出测试电压,方法B1        | V <sub>IORM</sub> × 1.875 = V <sub>PR</sub> ,100%生产测试,tm= 1秒,              | $V_{PR}$                              | 1050       | V peak |
|                       | 局部放电<5 pC                                                                  | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |            |        |
| 输入至输出测试电压,方法A         | V <sub>IORM</sub> × 1.6 = V <sub>PR</sub> ,t <sub>m</sub> = 60秒,局部放电< 5 pC | $V_{PR}$                              | 906        | Vasalı |
| 跟随环境测试,子类1            |                                                                            |                                       | 896<br>672 | V peak |
| 跟随输入和/或安全测试,子类2和子类3   | $V_{IORM} \times 1.2 = V_{PR}, t_{m} = 60$ 秒,局部放电< 5 pC                    |                                       | 0/2        | V peak |
| 容许的最高过压               | 瞬变过压,t <sub>TR</sub> = 10秒                                                 | V <sub>TR</sub>                       | 4000       | V peak |
|                       | 出现故障时允许的最大值(见图3)                                                           |                                       |            | Pean   |
| 安全限值                  |                                                                            |                                       |            |        |
| 売温                    |                                                                            | Ts                                    | 150        | °C     |
| 第1侧电流                 |                                                                            | I <sub>S1</sub>                       | 160        | mA     |
| 第2侧电流                 |                                                                            | I <sub>S2</sub>                       | 47         | mA     |
| 在T。的绝缘电阻              | $V_{IO} = 500 \text{ V}$                                                   | Rs                                    | >109       | Ω      |



图3. 热减额曲线,依据DIN V VDE V 0884-10获得的安全限值与壳温的关系。安全限制电流定义为最大 $V_{
m DD}$ 时的平均电流。

### 建议工作条件

| 13.7                      |            |         |         |       |
|---------------------------|------------|---------|---------|-------|
| 参数                        | 符号         | 最小<br>值 | 最大<br>值 | 单位    |
| 工作结温<br>电源电压 <sup>1</sup> | Tı         | -40     | +125    | °C    |
|                           | $V_{DD1}$  | 3.0     | 5.5     | V     |
|                           | $V_{DD2}$  | 4.5     | 18      | V     |
| V <sub>DD1</sub> 上升时间     | $T_{VDD1}$ |         | 1       | V/µs  |
| 共模瞬变抗扰度,输入到输出             |            | -25     | +25     | kV/μs |
| 输入信号上升和下降时间               |            |         | 1       | ms    |

<sup>&</sup>lt;sup>1</sup>所有电压均参照其各自的地。有关外部磁场抗扰度的信息,参见直流正确性 和磁场抗扰度部分。

# 绝对最大额定值

除非另有说明,环境温度 = 25°C。

#### 表8

| 参数           | 符号                                | 额定值                             |
|--------------|-----------------------------------|---------------------------------|
| 存储温度         | T <sub>ST</sub>                   | -55℃至+150℃                      |
| 工作温度         | Tı                                | -40℃至+150℃                      |
| 电源电压范围'      | $V_{DD1}$                         | -0.5 V至+7.0 V                   |
|              | $V_{DD2}$                         | -0.5 V至+27 V                    |
| 输入电压范围1,2    | $V_{IA}$ , $V_{IB}$               | -0.5 V至V <sub>DDI</sub> + 0.5 V |
| 输出电压范围1,2    | $V_{OA}$ , $V_{OB}$               | -0.5 V至V <sub>DDO</sub> + 0.5 V |
| 每个引脚的平均输出电流3 | lo                                | -23 mA至+23 mA                   |
| 共模瞬变4        | CM <sub>H</sub> , CM <sub>L</sub> | -100 kV/μs至+100 kV/μs           |

- 1所有电压均参照其各自的地。
- <sup>2</sup>V<sub>DDI</sub>和V<sub>DDO</sub>分别指给定通道的输入端和输出端的电源电压。
- 3不同温度下的最大容许电流参见图3。
- 4指隔离栅上的共模瞬变。超过绝对最大额定值的共模瞬变可能导致 闩锁或永久损坏。

注意,超出上述绝对最大额定值可能会导致器件永久性损坏。 这只是额定最值,不表示在这些条件下或者在任何其它超出 本技术规范操作章节中所示规格的条件下,器件能够正常工 作。长期在绝对最大额定值条件下工作会影响器件的可靠性。

### 表9. 最大连续工作电压1

| 参数       | 最大值  | 单位     | 约束条件                       |
|----------|------|--------|----------------------------|
| 交流双极性电压2 | 565  | V peak | 最少50年寿命                    |
| 交流单极性电压3 |      |        |                            |
| 功能绝缘     | 1131 | V peak | IEC 60950-1最大认证工作电压        |
| 基本绝缘     | 560  | V peak | IEC 60950-1和VDE V 0884-10  |
|          |      |        | 最大认证工作电压                   |
| 直流电压⁴    |      |        |                            |
| 功能绝缘     | 1131 | V peak | IEC 60950-1最大认证工作电压        |
| 基本绝缘     | 560  | V peak | IEC 60950-1和VDE V 0884-10最 |
|          |      |        | 大认证工作电压                    |

- 1指隔离栅上的连续电压幅度。详情见隔离寿命部分。
- 2 参见图22。
- 3 参见图23。
- 4 参见图24。

### ESD警告



#### ESD(静电放电)敏感器件。

带电器件和电路板可能会在没有察觉的情况下放电。 尽管本产品具有专利或专有保护电路,但在遇到高 能量ESD时,器件可能会损坏。因此,应当采取适当 的ESD防范措施,以避免器件性能下降或功能丧失。

# 引脚配置和功能描述



### 表10. 引脚功能描述

| 引脚编号 | 引脚名称             | 描述                        |
|------|------------------|---------------------------|
| 1    | $V_{DD1}$        | 隔离器第1侧的电源电压(3.0 V至5.5 V)。 |
| 2    | VIA              | 逻辑输入A。                    |
| 3    | V <sub>IB</sub>  | 逻辑输入B。                    |
| 4    | GND <sub>1</sub> | 地1。隔离器第1侧的接地基准点。          |
| 5    | GND₂             | 地2。隔离器第2侧的接地基准点。          |
| 6    | Voв              | 逻辑输出B。                    |
| 7    | V <sub>OA</sub>  | 逻辑输出A。                    |
| 8    | $V_{DD2}$        | 隔离器第2侧的电源电压(4.5 V至18 V)。  |

### 表11. 真值表ADuM3220(正逻辑)1

|                    |                    | . — . —             |                     |                    |                    |                                    |
|--------------------|--------------------|---------------------|---------------------|--------------------|--------------------|------------------------------------|
| V <sub>IA</sub> 输入 | V <sub>IB</sub> 输入 | V <sub>DD1</sub> 状态 | V <sub>DD2</sub> 状态 | V <sub>oa</sub> 输出 | V <sub>os</sub> 输出 | 注释                                 |
| L                  | L                  | 有电                  | 有电                  | L                  | L                  |                                    |
| L                  | Н                  | 有电                  | 有电                  | L                  | Н                  |                                    |
| Н                  | L                  | 有电                  | 有电                  | Н                  | L                  |                                    |
| Н                  | Н                  | 有电                  | 有电                  | L                  | L                  |                                    |
| Χ                  | X                  | 无电                  | 无电                  | L                  | L                  | 输出在V <sub>DD1</sub> 电源恢复后的1 μs内返回到 |
|                    |                    |                     |                     |                    |                    | 输入状态。                              |
| Χ                  | X                  | 有电                  | 有电                  | 不确定                | 不确定                | 输出在V <sub>DD2</sub> 电源恢复后的1 μs内返回到 |
|                    |                    |                     |                     |                    |                    | 输入状态。                              |

<sup>1</sup>X=无关, L=低电平, H=高电平。

### 表12. 真值表ADuM3221(正逻辑)1

| V <sub>IA</sub> 输入 | V <sub>IB</sub> 输入 | V <sub>DD1</sub> 状态 | V <sub>DD2</sub> 状态 | V <sub>oa</sub> 输出 | V <sub>os</sub> 输出 | 注释                                 |
|--------------------|--------------------|---------------------|---------------------|--------------------|--------------------|------------------------------------|
| L                  | L                  | 有电                  | 有电                  | L                  | L                  |                                    |
| L                  | Н                  | 有电                  | 有电                  | L                  | Н                  |                                    |
| Н                  | L                  | 有电                  | 有电                  | Н                  | L                  |                                    |
| Н                  | Н                  | 有电                  | 有电                  | Н                  | Н                  |                                    |
| Χ                  | X                  | 无电                  | 无电                  | L                  | L                  | 输出在V <sub>DD1</sub> 电源恢复后的1 μs内返回到 |
|                    |                    |                     |                     |                    |                    | 输入状态。                              |
| Χ                  | X                  | 有电                  | 有电                  | 不确定                | 不确定                | 输出在V <sub>DD2</sub> 电源恢复后的1 μs内返回到 |
|                    |                    |                     |                     |                    |                    | 输入状态。                              |

<sup>1</sup>X=无关, L=低电平, H=高电平。

## 典型工作特性



图5.2 nF负载的输出波形(10 V输出电源)



图6.1 nF负载的输出波形(10 V输出电源)



图7.1 nF负载的输出波形(5 Ω串联电阻和10 V输出电源)



图8. 典型最大负载与开关频率的关系 $(R_G = 1 \Omega)$ 



图9. 典型I<sub>DD1</sub>电源电流与频率的关系



图10. 典型I<sub>DD2</sub>电源电流与频率的关系(2 nF负载)



图11. 典型传播延迟与温度的关系



图12. 典型传播延迟与输入电源电压的关系, $V_{\scriptscriptstyle DD2}$  = 10 V



图13. 典型传播延迟与输出电源电压的关系, $V_{\scriptscriptstyle DDI}$  = 5 V



图14. 典型上升/下降时间变化与输出电源电压的关系



图15. 典型传播延迟通道间匹配与输出电源电压的关系



图16. 典型传播延迟通道间匹配与温度的关系, $V_{\scriptscriptstyle DD2}$  = 10~V

## 应用信息

### PCB布局

ADuM3220/ADuM3221数字隔离器不需要外部接口电路作为逻辑接口。输入和输出供电引脚需要电源旁路,如图17所示。使用电容值在0.01 μF到0.1 μF之间的小型陶瓷电容,以提供良好的高频旁路。在输出电源引脚V<sub>DD2</sub>上,建议再增加一个10μF电容,以提供驱动ADuM3220/ADuM3221输出端栅极电容所需的电荷。在输出电源引脚上,应避免使用旁路电容过孔,或者应该使用多个过孔来降低旁路电感值。较小的电容两端到输入或输出电源引脚的走线总长不应超过20 mm。



### 传播延迟相关参数

传播延迟是衡量逻辑信号穿过器件所需时间的参数。到逻辑低电平输出的传播延迟可能不同于到逻辑高电平输出的传播延迟。ADuM3220/ADuM3221指定t<sub>DLH</sub>(见图18)作为上升输入高电平逻辑阈值V<sub>II</sub>到输出上升10%阈值之间的时间。同样,下降传播延迟t<sub>DHL</sub>定义为输入下降逻辑低电平阈值V<sub>II</sub>到输出下降90%阈值之间的时间。上升和下降时间取决于负载条件,并且不包含在传播延迟中,这是栅极驱动器的工业标准。



图18. 传播延迟参数

通道间匹配指单个ADuM3220/ADuM3221器件内各通道的传播延迟之间的最大差异。

传播延迟偏斜指在相同条件下工作的多个ADuM3220/ADuM3221器件的传播延迟之间的最大差异。

### 热限制和开关负载特性

对于隔离式栅极驱动器,在输入和输出电路之间进行必要的隔离可防止在部件下方使用单一散热焊盘。因此主要通过封装引脚来散热。

对于不同输出电压值使用1 Ω串联栅极电阻能够驱动的最大负载电容,封装散热限制了开关频率与输出负载之间的性能表现,如图8所示。例如,此曲线显示典型的ADuM3220/ADuM3221器件可以驱动120 nC栅极电荷、8 V输出(相当于15 nF负载)、最高频率约300 kHz的大型MOSFET。

### 输出负载特性

ADuM3220/ADuM3221输出信号取决于输出负载(通常是N通道MOSFET)的特性。驱动器输出对于N通道MOSFET负载的响应可以模拟为开关输出电阻( $R_{\rm SW}$ )、印刷电路板走线的电感( $L_{\rm TRACE}$ )、串联栅极电阻( $R_{\rm GATE}$ )和源电容栅极( $C_{\rm sc}$ ),如图19所示。

 $R_{SW}$ 为内部ADuM3220/ADuM3221驱动器输出的开关电阻,约等于1.5  $\Omega$ 。  $R_{GATE}$ 为MOSFET的固有栅极电阻加任意外部串联电阻。需要4 A栅极驱动器的MOSFET,其典型固有栅极电阻约为1  $\Omega$ ,栅极-源极电容 $C_{GS}$ 介于2 nF到10 nF之间。 $L_{TRACE}$ 为印刷电路板走线的电感,其典型值为5 nH,或者当采用从ADuM3220/ADuM3221输出端到MOSFET栅极具有短而宽的连接的精心布局,这个值会更小。

以下公式定义了RLC电路的Q因数,表示ADuM3220/ADuM3221输出端如何响应阶跃变化。对于高阻尼输出而言,Q小于1。添加串联栅极电阻会抑制输出响应。

$$Q = \frac{1}{(R_{SW} + R_{GATE})} \times \sqrt{\frac{L_{TRACE}}{C_{GS}}}$$

在图5和图6中,10 V输出的ADuM3220/ADuM3221输出 波形显示分别对应2 nF和1 nF的 $C_{GS}$ 。请注意图6中的输出 响铃振荡, $C_{GS}$ 为1 nF,计算得出的Q因数为1.5,对于高阻尼应用应小于1。

通过添加串联栅极电阻可以减少输出响铃振荡,从而抑制响应。对于使用1nF或更小负载的应用,建议添加一个大约 $5\Omega$ 的串联栅极电阻。如图7所示,RGATE为 $5\Omega$ ,由此计算得出的Q因数约为0.3,同时显示了与图6形成对比的阻尼响应。



图19. N通道MOSFET栅极的RLC模型

### 直流正确性和磁场抗扰度

在隔离器输入端的正负逻辑电平转换会使一个很窄 的(约1 ns)脉冲通过变压器被送到解码器。解码器是 双稳态的, 因此可以被这个脉冲置位或复位, 表示 输入逻辑的转换。当输入端超过1 us没有逻辑转换 时,会发送一组用以表示正确输入状态的周期性刷 新脉冲, 以确保输出的直流正确性。

如果解码器在超过大约3 us没有接收到内部脉冲,则 输入侧认为没有供电或者无效,在这种情况下,隔 离器的输出被看门狗计时电路强制设置为默认低电 平状态。此外, 当电源电压小于UVLO阈值时, 输出 端处于低电平默认值状态。

ADuM3220/ADuM3221不受外部磁场的影响。 ADuM3220/ADuM3221磁场抗扰度的限制是由变压器 接收线圈中的感应电压的状态决定的, 电压足够大 就会错误地置位或复位解码器。下面的分析说明此 情况发生的条件。检测ADuM3220/ADuM3221的3 V 工作条件是因为这是最易受干扰的工作模式。变压 器输出端的脉冲幅度大于1.0 V。解码器的检测阈 值大约是0.5 V, 因此感应电压可承受的噪声容限为 0.5 V。接收线圈上的感应电压由以下公式计算:

$$V = (-d\beta/dt) \Sigma \pi rn2, \quad n = 1, 2, ..., N$$

其中:

β是磁通密度(高斯)。 N是接收线圈的匝数。  $r_{\text{m}}$ 是接收线圈第n圈的半径(cm)。

给定ADuM3220/ADuM3221接收线圈几何形状及感应 电压,解码器最多能够有0.5 V余量的50%,允许的最 大磁场见图20所示计算。



图20. 最大允许外部磁通密度

例如, 在1MHz的磁场频率下, 最大允许0.2 K高斯的磁 场在接收线圈可以感应出0.25 V的电压。这大约是检测 阈值的50%并且不会引起输出转换错误。同样,如果 这样的情况在发送脉冲时发生(最差的极性),这会使 接收到的脉冲从大于1.0 V下降到0.75 V, 仍然高于解码 器检测阈值0.5 V。

先前的磁通密度值对应于与ADuM3220/ADuM3221变 压器给定距离的额定电流幅度。图21表明这些允许的 电流幅度是频率与所选距离的函数。如图所示, ADuM3220/ADuM3221只有在离器件很近的高频大电 流下才会受影响。例如: 当工作频率为1 MHz时, 0.5 kA 电流必须放置在距离ADuM3220/ADuM3221 5 mm以外 的地方,才不会影响器件的工作。



图21. 不同电流至ADuM3220/ADuM3221距离下的最大允许电流

#### 功耗

ADuM3220/ADuM3221隔离器给定通道的电源电流是电源电压、通道数据速率和通道输出负载的函数。

对于每个输入通道,电源电流按照如下方法计算:

$$\begin{split} I_{_{DDI}} &= I_{_{DDI(Q)}} & \qquad \qquad f \leq 0.5 fr \\ I_{_{DDI}} &= I_{_{DDI(D)}} \times (2f - fr) + I_{_{DDI(Q)}} & \qquad f > 0.5 fr \end{split}$$

对于每个输出通道,电源电流按照如下方法计算:

$$\begin{split} I_{\scriptscriptstyle DDO} &= I_{\scriptscriptstyle DDO(Q)} & f \leq 0.5 fr \\ I_{\scriptscriptstyle DDO} &= (I_{\scriptscriptstyle DDO(D)} + (0.5) \times C_{\scriptscriptstyle L} V_{\scriptscriptstyle DDO}) \times (2f - fr) + I_{\scriptscriptstyle DDO(Q)} \\ & f > 0.5 fr \end{split}$$

#### 其中.

 $I_{DDI\ (D)}$ 、 $I_{DDO\ (D)}$ 是每个通道的输入和输出动态电源电流  $(mA/Mbps)_{o}$ 

C,是输出负载电容(pF)。

V<sub>DDO</sub>是输出电源电压(V)。

f是输入逻辑信号频率(MHz,输入数据速率的一 半,NRZ信号)。

fr是输入级刷新速率(Mbps)。

I<sub>DDI(O)</sub>、I<sub>DDO(O)</sub>是额定输入和输出静态电源电流(mA)。

为了计算总 $I_{\text{DD1}}$ 和 $I_{\text{DD2}}$ 电源电流,必须计算与 $I_{\text{DD1}}$ 和 $I_{\text{DD2}}$ 相对应的各输入和输出通道的电源电流并求和。

图9提供了两个输入通道的总输入 $I_{\rm DDI}$ 电源电流与数据速率的函数关系。图10提供了两个2 nF电容负载输出端的总 $I_{\rm DDI}$ 电源电流与数据速率的函数关系。

#### 隔离寿命

所有的隔离结构在长时间的电压作用下,最终会被破坏。隔离衰减率由施加在隔离上的电压波形的参数决定。除了由监管机构进行测试,ADI也进行一系列广泛的评估来确定ADuM3220/ADuM3221内部隔离架构的寿命。

ADI公司使用超过额定连续工作电压的电压执行加速 寿命测试。确定多种工作条件下的加速系数,利用这 些系数可以计算实际工作电压下的失效时间。

表9中显示的值总结了双极性交流工作条件下50年工

作寿命的峰值电压以及CSA/VDE认可的最大工作电压。许多情况下,认可工作电压高于50年工作寿命电压。某些情况下,在这些高工作电压下工作会导致隔离寿命缩短。

ADuM3220/ADuM3221的隔离寿命由施加在隔离栅上的电压波形决定。*i*Coupler结构的隔离度以不同速率衰减,这由波形是否为双极性交流、单极性交流或直流决定。图22、图23和图24显示这些不同隔离电压的波形。

双极性交流电压环境对于iCoupler产品而言是最差的情况,ADI公司推荐的最大工作电压对应的工作寿命为50年。在单极性交流或者直流电压的情况下,隔离应力显然低得多。此工作模式在能够获得50年工作时间的前提下,允许更高的工作电压。任何与图23和图24中不一致的交叉隔离电压波形都应被认为是双极性交流波形,其峰值电压应限制在表9中列出的50年工作寿命电压以下。

请注意,图23所示的正弦电压波形仅作为示例提供,它代表任何在0 V与某一限值之间变化的电压波形。该限值可以为正值或负值,但电压不能穿过0 V。



# 外形尺寸



COMPLIANT TO JEDEC STANDARDS MS-012-AA
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.

图25.8引脚标准小型封装[SOIC\_N] 窄体(R-8) 图示尺寸单位: mm和(inches)

订购指南

| 7377374113      |                                   |                 | T                   | 1                              | I               | I           | 1          |      |
|-----------------|-----------------------------------|-----------------|---------------------|--------------------------------|-----------------|-------------|------------|------|
| 型号1             | 输入数,<br><b>V</b> <sub>DD1</sub> 侧 | 最大数据<br>速率(MHz) | 最大传播延迟,<br>5 V (ns) | 最小V <sub>DD2</sub> 工<br>作电压(V) | 输出直通保护<br>(是/否) | 结温范围        | 封装描述       | 封装选项 |
| ADuM3220ARZ     | 2                                 | 1               | 60                  | 4.5                            | 是               | -40℃至125℃   | 8引脚 SOIC_N | R-8  |
| ADuM3220ARZ-RL7 | 2                                 | 1               | 60                  | 4.5                            | 是               | -40℃至125℃   | 8引脚 SOIC_N | R-8  |
| ADuM3220BRZ     | 2                                 | 1               | 60                  | 7.6                            | 是               | -40°C至125°C | 8引脚 SOIC_N | R-8  |
| ADuM3220BRZ-RL7 | 2                                 | 1               | 60                  | 7.6                            | 是               | -40°C至125°C | 8引脚 SOIC_N | R-8  |
| ADuM3221ARZ     | 2                                 | 1               | 60                  | 4.5                            | 否               | -40°C至125°C | 8引脚 SOIC_N | R-8  |
| ADuM3221ARZ-RL7 | 2                                 | 1               | 60                  | 4.5                            | 否               | -40°C至125°C | 8引脚 SOIC_N | R-8  |
| ADuM3221BRZ     | 2                                 | 1               | 60                  | 7.6                            | 否               | -40°C至125°C | 8引脚 SOIC_N | R-8  |
| ADuM3221BRZ-RL7 | 2                                 | 1               | 60                  | 7.6                            | 否               | -40°C至125°C | 8引脚 SOIC_N | R-8  |

<sup>&</sup>lt;sup>1</sup>Z=符合RoHS标准的器件。

| Δ | Dul | <b>M3220</b> | /ADi | <b>M3221</b> |
|---|-----|--------------|------|--------------|
| П | vui | VIULLU       | ADU  |              |

注释

| ΔDii   | M3220   | /ADi  | ıM3221    |
|--------|---------|-------|-----------|
| AIJIII | VI.7//U | /AIJI | IIVI.7//I |

注释

